常見的晶體管有二極管、三極管和MOS管,主要的邏輯門電路:與門、或門、非門、與非門、或非門、異或門等,這篇文章介紹用晶體管搭建常見的邏輯門電路。
1. 二極管
① 二極管與門
用兩個二極管組成的與門,A和B都為高電平時,Y才為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051825511.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051825511.png)
用1個二極管和1個電阻也可以組成與門。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051900458.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051900458.png)
② 二極管或門
從下圖兩個或門電路可以看出,A和B只要有一個為高電平,輸出Y就為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051913380.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051913380.png)
同樣的,用1個電阻和1個二極管也可以組成或門。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051929830.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051929830.png)
2. 三極管
① 三極管非門
A為高電平,T1導(dǎo)通,Y為低電平;A為低電平,T1截止,Y為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051941713.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051941713.png)
② 三極管與門
用2個NPN三極管搭建與門;A和B都為高電平時,T2和T3都導(dǎo)通,此時Y為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051956606.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810051956606.png)
用1個NPN和1個PNP搭建的與門,當(dāng)A和B均為高電平時,T4和T6都導(dǎo)通,Y為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052016616.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052016616.png)
③ 三極管或門
在二極管或門基礎(chǔ)上,可以加一個NPN三極管,也可以組成或門,A和B只要有一個高電平,T5就會導(dǎo)通,Y會由低電平變?yōu)楦唠娖?;?dāng)A和B都為低電平時,T5才截止,Y為低電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052028828.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052028828.png)
④ 三極管與非門
與非門由與門和非門組成,在三極管與門基礎(chǔ)上稍作修改,可以變?yōu)槿龢O管與非門。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052041510.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052041510.png)
⑤ 三極管或非門
用2個PNP三極管搭建的或非門,A和B只要有一個高電平,Y就為低電平;當(dāng)A和B都為低電平時,T9和T10均導(dǎo)通,Y為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052057754.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052057754.png)
3. MOS管
① MOS管非門
用1個NMOS和1個PMOS搭建的非門;當(dāng)A為高電平時,T1截止,T2導(dǎo)通,Y為低電平;當(dāng)A為低電平時,T1導(dǎo)通,T2截止,Y為高電平。
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052111842.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052111842.png)
② MOS管與非門
備注:T3和T4為NMOS,T5和T6為PMOS;
A=0,B=0時,T5和T6導(dǎo)通,T3和T4截止,Y=1
A=1,B=0時,T3和T6截止,T4和T5導(dǎo)通,Y=1
A=0,B=1時,T3和T6導(dǎo)通,T4和T5截止,Y=1
A=1,B=1時,T5和T6截止,T3和T4導(dǎo)通,Y=0
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052125528.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052125528.png)
③ MOS管或非門
備注:T7和T8為NMOS,T9和T10為PMOS;
A=0,B=0時,T9和T10導(dǎo)通,T7和T8截止,Y=1
A=1,B=0時,T7和T9截止,T8和T10導(dǎo)通,Y=0
A=0,B=1時,T7和T9導(dǎo)通,T8和T10截止,Y=0
A=1,B=1時,T9和T10截止,T7和T8導(dǎo)通,Y=0
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052138696.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052138696.png)
4. 真值表
通過真值表能反映一個電路的功能,優(yōu)秀的記得誠給出了如下門電路的真值表,小伙伴門可以鞏固下各個門電路的功能。
① 與門
與門功能:輸入都為1,輸出才為1,只要有一個0,輸出就為0,記作Y=A*B或者Y=AB;
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052151611.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052200794.png)
〈烜芯微/XXW〉專業(yè)制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷省20%,上萬家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以直接聯(lián)系下方的聯(lián)系號碼或加QQ/微信,由我們的銷售經(jīng)理給您精準(zhǔn)的報價以及產(chǎn)品介紹
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052151611.png)
![晶體管邏輯門電路](http://m.0731law.cn/uploadfile/2024/0810/20240810052200794.png)
〈烜芯微/XXW〉專業(yè)制造二極管,三極管,MOS管,橋堆等,20年,工廠直銷省20%,上萬家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以直接聯(lián)系下方的聯(lián)系號碼或加QQ/微信,由我們的銷售經(jīng)理給您精準(zhǔn)的報價以及產(chǎn)品介紹
聯(lián)系號碼:18923864027(同微信)
QQ:709211280